## **ДОКУМЕНИИ СТЕРСТВО НАУКИЛИ ВЫСШЕГО ОБРАЗОВАНИЯ РОССИЙСКОЙ ФЕДЕРАЦИИ**

Информация о владельце: ФИО: Сенченю павел распраственное бюджетное образовательное учреждение высшего образования

Должность: Проректор по учебной СМСКИЙ ГО СУДАРСТВЕННЫЙ УНИВЕРСИТЕТ СИСТЕМ Дата подписания: 17.06.2024 18:52:09 УПРАВЛЕНИЯ И РАДИОЭЛЕКТРОНИКИ»

Уникальный программный ключ:

(ТУСУР)

27e516f4c088deb62ba68945f4406e13fd454355

## АННОТАЦИЯ РАБОЧЕЙ ПРОГРАММЫ ДИСЦИПЛИНЫ

#### ПРОГРАММИРОВАНИЕ ЛОГИЧЕСКИХ ИНТЕГРАЛЬНЫХ СХЕМ

Уровень образования: высшее образование - специалитет

Направление подготовки / специальность: 11.05.01 Радиоэлектронные системы и комплексы Направленность (профиль) / специализация: Антенные системы и сверхвысокочастотные устройства

Форма обучения: очная

Факультет: Радиотехнический факультет (РТФ)

Кафедра: сверхвысокочастотной и квантовой радиотехники (СВЧиКР)

Kypc: 3 Семестр: 6

Учебный план набора 2024 года

### Объем дисциплины и виды учебной деятельности

| Виды учебной деятельности          | 6 семестр | Всего | Единицы |
|------------------------------------|-----------|-------|---------|
| Лекционные занятия                 | 28        | 28    | часов   |
| Практические занятия               | 14        | 14    | часов   |
| Лабораторные занятия               | 20        | 20    | часов   |
| Самостоятельная работа             | 46        | 46    | часов   |
| Подготовка и сдача экзамена        | 36        | 36    | часов   |
| Общая трудоемкость                 | 144       | 144   | часов   |
| (включая промежуточную аттестацию) | 4         | 4     | 3.e.    |

|         | Формы промежуточной аттестации | Семестр |
|---------|--------------------------------|---------|
| Экзамен |                                | 6       |

#### 1. Общие положения

#### 1.1. Цели дисциплины

1. Изучение архитектуры и схемотехники современных программируемых логических интегральных схем, принципов проектирования цифровых схем с использованием ПЛИС, методов и средств отладки таких схем, языка проектирования цифровых устройств Verilog HDL.

#### 1.2. Задачи дисциплины

- 1. Приобретение студентами знаний в области проектирования цифровых схем с использованием ПЛИС.
- 2. Приобретение умений проектировать телекоммуникационные системы на ПЛИС с использованием языка описания цифровых устройств Verilog HDL.
- 3. Овладение практическими навыками в области разработки и отладки описаний цифровых устройств на языке Verilog HDL на основе программного обеспечения зарубежных фирм н отладочных модулей с использованием ПЛИС.

## 2. Место дисциплины в структуре ОПОП

Блок дисциплин: Б1. Дисциплины (модули). Часть блока дисциплин: Обязательная часть.

Модуль дисциплин: Модуль специальности (general hard skills – GHS).

Индекс дисциплины: Б1.О.03.15.

Реализуется с применением электронного обучения, дистанционных образовательных технологий.

# 3. Перечень планируемых результатов обучения по дисциплине, соотнесенных с индикаторами достижения компетенций

Процесс изучения дисциплины направлен на формирование следующих компетенций в соответствии с ФГОС ВО и основной образовательной программой (таблица 3.1):

Таблица 3.1 – Компетенции и индикаторы их достижения

| Таолица 3.1 — Комі                                  | петенции и индикаторы их достижения                                                                                    |  |  |  |
|-----------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|--|--|--|
| Компетенция                                         | Индикаторы достижения компетенции                                                                                      |  |  |  |
| Универсальные компетенции                           |                                                                                                                        |  |  |  |
| -                                                   | -                                                                                                                      |  |  |  |
| Общепрофессиональные компетенции                    |                                                                                                                        |  |  |  |
| ОПК-9. Способен                                     | ОПК-9.1. Знает методы алгоритмизации, языки и технологии                                                               |  |  |  |
| разрабатывать                                       | программирования                                                                                                       |  |  |  |
| алгоритмы и<br>компьютерные<br>программы, пригодные | ОПК-9.2. Умеет применять методы алгоритмизации, языки и технологии программирования при решении профессиональных задач |  |  |  |
| для практического применения                        | ОПК-9.3. Владеет практическими навыками программирования                                                               |  |  |  |
| Профессиональные компетенции                        |                                                                                                                        |  |  |  |
| -                                                   | -                                                                                                                      |  |  |  |

## 4. Названия разделов (тем) дисциплины

| Названия разделов (тем) дисциплины                                           |  |  |
|------------------------------------------------------------------------------|--|--|
| 6 семестр                                                                    |  |  |
| 1 Общие сведения об интегральных схемах с программируемой структурой (ИСПС). |  |  |
| 2 Методология и маршрут проектирования на ПЛИС.                              |  |  |
| 3 Структура САПР для проектирования на ПЛИС.                                 |  |  |
| 4 Языки описания цифровых устройств (Hardware Description Languages - HDL).  |  |  |
| 5 Функциональная верификация HDL-описаний.                                   |  |  |
| 6 Синтезируемость HDL-описаний.                                              |  |  |

7 Архитектура и схемотехника ПЛИС.